A.并/串轉(zhuǎn)換
B.數(shù)據(jù)存儲
C.串/并轉(zhuǎn)換
D.數(shù)據(jù)運算
您可能感興趣的試卷
你可能感興趣的試題
A.變量譯碼器
B.加法器
C.數(shù)碼寄存器
D.計數(shù)器
A.狀態(tài)轉(zhuǎn)換真值表
B.特性方程
C.狀態(tài)轉(zhuǎn)換圖
D.波形圖
A.主從RS觸發(fā)器
B.同步D觸發(fā)器
C.邊沿JK觸發(fā)器
D.維持-阻塞D觸發(fā)器
A.同步結(jié)構(gòu)
B.主從結(jié)構(gòu)
C.邊沿結(jié)構(gòu)
D.維持-阻塞結(jié)構(gòu)
A.下降沿觸發(fā)的JK觸發(fā)器
B.維持-阻塞結(jié)構(gòu)的D觸發(fā)器
C.主從RS觸發(fā)器
D.T觸發(fā)器
A.基本RS觸發(fā)器
B.同步RS觸發(fā)器
C.JK觸發(fā)器
D.D鎖存器
A.同步DC觸發(fā)器
B.同步RS觸發(fā)器
C.主從RS觸發(fā)器
D.基本RS觸發(fā)器
A.同步DC觸發(fā)器
B.同步RS觸發(fā)器
C.主從RS觸發(fā)器
D.基本RS觸發(fā)器
A.有2個穩(wěn)定狀態(tài),即0態(tài)和1態(tài)
B.觸發(fā)器除了可以置0和置1外,還可以置為高阻態(tài)。
C.在外加輸入信號的觸發(fā)下,觸發(fā)器可以改變原來的狀態(tài),具有置0和置1功能。
D.沒有外加信號作用時,觸發(fā)器可以保持原來的狀態(tài)不變。
A.基本RS觸發(fā)器
B.D觸發(fā)器
C.主從JK觸發(fā)器
D.邊沿JK觸發(fā)器
最新試題
利用2個74LS138和1個非門,可以擴展得到1個()線譯碼器。
兩個與非門構(gòu)成的基本RS觸發(fā)器,當Q=1、Q=0時,兩個輸入信號R=1和S=1。觸發(fā)器的輸出Q會()。
要使JK觸發(fā)器的輸出Q從1就成0,它的輸入信號JK就為()。
TTL與非門輸出高電平的參數(shù)規(guī)范值是()
具有“有1出0、全0出1”功能的邏輯門是()
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
TTL與非門輸入短路電流IIS的參數(shù)規(guī)范值是()。
試提出數(shù)字頻率計的三種設(shè)計方案,比較各種方案的特點。如果用HDPLD來實現(xiàn),設(shè)計方案是最佳嗎?簡述理由。
TTL與非門輸出低電平的參數(shù)規(guī)范值是()