A.計(jì)算機(jī)
B.編程器
C.開發(fā)軟件
D.操作系統(tǒng)
您可能感興趣的試卷
你可能感興趣的試題
A.OLMC
B.固定的
C.只可一次編程
D.可重復(fù)編程
A.便于仿真測試
B.集成密度高
C.可硬件加密
D.可改寫
A.與陣列
B.或陣列
C.輸入緩沖電路
D.輸出電路
A.PROM的與陣列固定,不可編程
B.PROM與陣列、或陣列均不可編程
C.PAL與陣列、或陣列均可編程
D.PAL的與陣列可編程
A.與陣列可編程
B.或陣列固定
C.與陣列固定
D.或陣列可編程
最新試題
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對轉(zhuǎn)換精度的影響。
如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
如果把D觸發(fā)器的輸出Q反饋連接到輸入D,則輸出Q的脈沖波形的頻率為CP脈沖頻率f的()。
10-4線優(yōu)先編碼器允許同時(shí)輸入()路編碼信號(hào)。
用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個(gè)()。
判斷如下VHDL的操作是否正確,如不正確,請改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
采用浮柵技術(shù)的EPROM中存儲(chǔ)的數(shù)據(jù)是()可擦除的。
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
7系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。
試提出數(shù)字頻率計(jì)的三種設(shè)計(jì)方案,比較各種方案的特點(diǎn)。如果用HDPLD來實(shí)現(xiàn),設(shè)計(jì)方案是最佳嗎?簡述理由。