A.模10計(jì)數(shù)器
B.計(jì)數(shù)器容量為10
C.十進(jìn)制計(jì)數(shù)器
D.十二進(jìn)制計(jì)數(shù)器
您可能感興趣的試卷
你可能感興趣的試題
A.脈沖整形
B.定時(shí)
C.延時(shí)
D.高、低通濾波
A.非重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器
B.重復(fù)觸發(fā)單穩(wěn)態(tài)觸發(fā)器
C.電平觸發(fā)單穩(wěn)態(tài)觸發(fā)器
D.沿觸發(fā)單穩(wěn)態(tài)觸發(fā)器
A.它有穩(wěn)態(tài)和暫穩(wěn)態(tài)兩個(gè)不同的狀態(tài)。
B.在外界觸發(fā)脈沖作用下,能從穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài),在暫穩(wěn)態(tài)維持一段時(shí)間后,再自動(dòng)返回穩(wěn)態(tài)。
C.暫穩(wěn)態(tài)維持時(shí)間的長(zhǎng)短取決于電路本身的參數(shù),與觸發(fā)脈沖的寬度和幅度無(wú)關(guān)。
D.暫穩(wěn)態(tài)維持時(shí)間的長(zhǎng)短取決于觸發(fā)脈沖的寬度。
A.脈沖展寬電路
B.脈沖幅度鑒別
C.脈沖整形與變換
D.脈沖產(chǎn)生
A.TTL集成施密特觸發(fā)器
B.用分立元件構(gòu)成的施密特觸發(fā)器
C.CMOS集成施密特觸發(fā)器
D.555定時(shí)器構(gòu)成的施密特觸發(fā)器
最新試題
一個(gè)VHDL模塊是否必須有一個(gè)實(shí)體和一個(gè)結(jié)構(gòu)體?是否可以有多個(gè)實(shí)體和結(jié)構(gòu)體?簡(jiǎn)述它們的作用。
以下哪個(gè)編碼不能是二-十進(jìn)制譯碼器的輸入編碼()
雙積分型數(shù)字電壓表是否需要取樣-保持電路?請(qǐng)說(shuō)明理由。
ROM可以用來(lái)存儲(chǔ)程序、表格和大量固定數(shù)據(jù),但它不可以用來(lái)實(shí)現(xiàn)()。
根據(jù)什么判斷簡(jiǎn)單電路中的險(xiǎn)象存在?
小容量RAM內(nèi)部存儲(chǔ)矩陣的字?jǐn)?shù)與外部地址線數(shù)n的關(guān)系一般為()
一個(gè)兩輸入端的門電路,當(dāng)輸入為10時(shí),輸出不是1的門電路為()
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對(duì)轉(zhuǎn)換精度的影響。