單項選擇題用PLA進行邏輯設(shè)計時,應(yīng)將邏輯函數(shù)表達式變換成()式。
A.與非與非
B.異或
C.最簡與或
D.最簡或與
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題在下列器件中,不屬于PLD的器件是()。
A.PROM
B.EPROM
C.SRAM
D.PLA
2.單項選擇題不屬于PLD基本結(jié)構(gòu)部分的是()。
A.與門陣列
B.或門陣列
C.與非門陣列
D.輸入緩沖器
3.單項選擇題PLD(可編程邏輯器件)屬于()電路。
A.非用戶定制
B.全用戶定制
C.半用戶定制
D.自動生成
4.單項選擇題邏輯器件()屬于非用戶定制電路。
A.邏輯門
B.GAL
C.PROM
D.PLA
5.單項選擇題在A/D轉(zhuǎn)換器中,已知是量化單位,若采用“有舍有取”方法劃分量化電平,則量化誤差為()。
A.1/4
B.1/2
C.1
D.2
最新試題
利用2個74LS138和1個非門,可以擴展得到1個()線譯碼器。
題型:單項選擇題
根據(jù)什么判斷簡單電路中的險象存在?
題型:問答題
一個兩輸入端的門電路,當(dāng)輸入為10時,輸出不是1的門電路為()
題型:單項選擇題
一個VHDL模塊是否必須有一個實體和一個結(jié)構(gòu)體?是否可以有多個實體和結(jié)構(gòu)體?簡述它們的作用。
題型:問答題
電可擦除的PROM器件是()
題型:單項選擇題
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
題型:單項選擇題
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點是消除了()對轉(zhuǎn)換精度的影響。
題型:單項選擇題
以下哪個編碼不能是二-十進制譯碼器的輸入編碼()
題型:單項選擇題
27系列EPROM存儲的數(shù)據(jù)是()可擦除的。
題型:單項選擇題
兩個與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時,兩個輸入信號R=1和S=1。觸發(fā)器的輸出Q會()。
題型:單項選擇題