A.取樣-保持電路
B.量化電路
C.編碼電路
D.譯碼電路
您可能感興趣的試卷
你可能感興趣的試題
A.1/10
B.1/100
C.1/1023
D.1/1024
A.1/3
B.1/10
C.1/999
D.1/1000
A.權(quán)電阻D/A轉(zhuǎn)換器
B.T型D/A轉(zhuǎn)換器
C.倒T型D/A轉(zhuǎn)換器
D.開(kāi)關(guān)樹(shù)型D/A轉(zhuǎn)換器
A.數(shù)碼鎖存器
B.電子開(kāi)關(guān)
C.電阻網(wǎng)絡(luò)
D.譯碼器
A.分解度
B.線性度
C.功率消耗
D.轉(zhuǎn)換精度和轉(zhuǎn)換速度
最新試題
一個(gè)VHDL模塊是否必須有一個(gè)實(shí)體和一個(gè)結(jié)構(gòu)體?是否可以有多個(gè)實(shí)體和結(jié)構(gòu)體?簡(jiǎn)述它們的作用。
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
要使JK觸發(fā)器的輸出Q從1就成0,它的輸入信號(hào)JK就為()。
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
雙積分型數(shù)字電壓表是否需要取樣-保持電路?請(qǐng)說(shuō)明理由。
什么是觸發(fā)器的不定狀態(tài),如何避免不定狀態(tài)的出現(xiàn)?
以下哪個(gè)編碼不能是二-十進(jìn)制譯碼器的輸入編碼()
什么是觸發(fā)器的空翻現(xiàn)象,如何避免空翻?
如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
根據(jù)什么判斷簡(jiǎn)單電路中的險(xiǎn)象存在?