A.ABC
B.ADE
C.ADEG
D.A
您可能感興趣的試卷
你可能感興趣的試題
A.邏輯函數(shù)的表達(dá)方法有真值表、邏輯表達(dá)式、邏輯圖和卡諾圖
B.真值表是將邏輯函數(shù)的最小項(xiàng)按一定規(guī)律排列成正方形或矩形
C.有了某函數(shù)的一種表示方法,就可以轉(zhuǎn)換成其他表示方法
D.在電路的分析設(shè)計(jì)中,一般先列寫真值表,再根據(jù)真值表列寫出函數(shù)關(guān)系式
A.當(dāng)A=0、B=1、C=0時(shí),Y=1
B.當(dāng)A=0、B=0、C=1時(shí),Y=1
C.當(dāng)A=1、B=0、C=0時(shí),Y=1
D.當(dāng)A=1、B=0、C=0時(shí),Y=0
A.A+A=A
B.A*A=A
C.A+0=0
D.A+1=1
A.與非門
B.與門
C.或非門
D.或門
A.全部為高電平
B.至少一個(gè)端為低電平
C.全部為低電平
D.至少一個(gè)端為高電平
最新試題
RAM的基本結(jié)構(gòu)包含地址譯碼器、存儲(chǔ)矩陣和讀寫電路三大部分。一個(gè)RAM芯片有11個(gè)地址輸入端,8個(gè)數(shù)據(jù)輸出端,則該RAM芯片的容量是()位。
555定時(shí)器構(gòu)成的施密特觸發(fā)器其回差電壓為()。
一片存儲(chǔ)容量為8K的只讀存儲(chǔ)器ROM芯片應(yīng)該有()條地址線。
一個(gè)4位串行數(shù)據(jù),輸入4位移位寄存器,時(shí)鐘脈沖頻率為1kHz,經(jīng)過(guò)()ms可以轉(zhuǎn)換為4位并行數(shù)據(jù)輸出。
能夠起到定時(shí)作用的觸發(fā)器是()。
函數(shù)Y=ABC+A+ADE(F+G)的最簡(jiǎn)式為()。
已知某邏輯電路的真值表如表所示,則該邏輯電路的最簡(jiǎn)邏輯表達(dá)式為()。
用555定時(shí)器構(gòu)成的單穩(wěn)態(tài)電路如圖12-3所示。已知電源電壓V=10V,R=33kΩ,C=0.1μF,則輸出電壓的脈沖寬度為()mS。
從信息的存儲(chǔ)情況分類,存儲(chǔ)器可以分為()兩大類。
四位并行輸入寄存器輸入一個(gè)新的四位數(shù)據(jù)時(shí)需要()個(gè)CP時(shí)鐘脈沖信號(hào)。