A.α、U2、負(fù)載電流Id以及變壓器漏抗XC
B.α和U2
C.α以及負(fù)載電流I
D.α、U2以及變壓器漏抗XC
您可能感興趣的試卷
你可能感興趣的試題
A.60°
B.180°
C.120°
D.90°
A.1.17U2cosα
B.1.17U2sinα
C.1.41U2cosα
D.1.41U2sinα
A.第二象限
B.第三象限
C.第四象限
D.第一象限
晶閘管電流的波形系數(shù)定義為()。
A.A
B.B
C.C
D.D
A.陽(yáng)極電壓與門極電流的關(guān)系
B.門極電壓與門極電流的關(guān)系
C.陽(yáng)極電壓與陽(yáng)極電流的關(guān)系
D.門極電壓與陽(yáng)極電流的關(guān)系
最新試題
下列受時(shí)鐘控制的是()
3進(jìn)制的加法計(jì)數(shù)器,需要()塊JK觸發(fā)器。
uo與ui大小相等,相位相反,此時(shí)的電路稱為反相器,或倒相器。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
現(xiàn)有58個(gè)信息等待用二進(jìn)制代碼進(jìn)行編碼,需要用8位二進(jìn)制代碼來(lái)表示。
全加器的輸入信號(hào)是()
集成運(yùn)放在信號(hào)運(yùn)算中的應(yīng)用電路有()
并聯(lián)型穩(wěn)壓電路中,硅穩(wěn)壓二極管應(yīng)和負(fù)載()
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
全加器的輸出信號(hào)是()