A.電路未達(dá)到最簡(jiǎn)化
B.電路有多個(gè)輸出
C.電路中的時(shí)延不同
D.邏輯門類型不同
您可能感興趣的試卷
你可能感興趣的試題
A.6+j18
B.6+j2
C.18+j6
D.2+j6
A.6-j18
B.6-j2
C.18-j6
D.2-j6
A.編碼器
B.數(shù)值比較器
C.譯碼器
D.觸發(fā)器
A.0
B.0.3V
C.3.6V
D.5V
A.脈沖信號(hào)的電壓值
B.脈沖信號(hào)的電流值
C.脈沖信號(hào)的頻率
D.脈沖信號(hào)的個(gè)數(shù)
最新試題
本征半導(dǎo)體是(),導(dǎo)電能力弱。
從000一直到100這五個(gè)狀態(tài)是循環(huán)的,而且每來(lái)一個(gè)脈沖它就加一,很顯然它是一個(gè)()加法計(jì)數(shù)器。
放大電路靜態(tài)工作點(diǎn)設(shè)置不妥當(dāng),會(huì)產(chǎn)生飽和失真或截止失真。
集成運(yùn)放在信號(hào)運(yùn)算中的應(yīng)用電路有()
現(xiàn)有58個(gè)信息等待用二進(jìn)制代碼進(jìn)行編碼,需要用8位二進(jìn)制代碼來(lái)表示。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
反相比例運(yùn)算,放大倍數(shù)為5,輸入0.2v,輸出為()v。
平衡電阻是保證了集成運(yùn)放兩個(gè)輸入端,靜態(tài)時(shí)外接電阻相等。
使用中若IC大于ICM,即使晶體管不損壞,β也會(huì)下降。
下面哪個(gè)集成元件為四位二進(jìn)制超前進(jìn)位全加器()