A.R5不變
B.R5=R5+2
C.R5=R2+2
D.R5=2
您可能感興趣的試卷
你可能感興趣的試題
A.左移
B.右移
C.循環(huán)左移
D.循環(huán)右移
A.0x33303132
B.0x32303133
C.0x32303331
D.0x33313032
A.PSP
B.MSP
C.CPSR
D.SPSR
A.工作狀態(tài)包括ARM狀態(tài)、Thumb及Thumb-2狀態(tài)和調(diào)試狀態(tài)三種
B.ARM狀態(tài)既支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下代碼密度大于ARM狀態(tài),占用存儲(chǔ)空間較小
D.ARM處理器復(fù)位后總處于ARM狀態(tài)
A.經(jīng)典ARM處理器包括Cortex-M、Cortex-R和Cortex-A三大類
B.Cortex-A系列為應(yīng)用Cortex處理器,主要面向高端應(yīng)用設(shè)計(jì)
C.Cortex-M系列為面向控制領(lǐng)域的實(shí)時(shí)嵌入式處理器
D.ARM11性能優(yōu)于Cortex-A5,但低于Cortex-A15
最新試題
以下對(duì)動(dòng)態(tài)RAM描述正確的是()
以下哪種方式不屬于文件系統(tǒng)的格式?()
若定時(shí)/計(jì)數(shù)器8253某通道的輸入時(shí)鐘為1MHz,則該通道在BCD碼計(jì)數(shù)方式下的最大定時(shí)時(shí)間為()毫秒。
按總線共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線。
以下敘述中,不符合RICS特征的是()
計(jì)算機(jī)系統(tǒng)中的四級(jí)存儲(chǔ)器,其存取速度從高到低的順序是()
74138譯碼器通常用于產(chǎn)生片選信號(hào),其譯碼輸入端應(yīng)與系統(tǒng)的()總線相連。
下面關(guān)于總線的敘述中,錯(cuò)誤的是()
計(jì)算機(jī)通常用MB(兆字節(jié))作為主存容量的計(jì)量單位,這里1MB等于()字節(jié)。
微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()