如圖7-70所示電路,Q1、Q2原始狀態(tài)為11,當(dāng)輸入兩個(gè)脈沖后的新狀態(tài)為()。
A.00
B.01
C.11
D.10
您可能感興趣的試卷
你可能感興趣的試題
A.101和011
B.011和111
C.001和011
D.000和111
A.010和011
B.010和001
C.001和011
D.000和111
A.計(jì)數(shù)器
B.全加器
C.寄存器
D.分頻器
某邏輯電路如圖7-62所示,若輸入A=1,B=0,則輸出F1和F2分別為()。
A.F1=0,F(xiàn)2=0
B.
C.F1=1,F(xiàn)2=0
D.
基本門如圖7-61a所示,其中,數(shù)字信號(hào)A由圖7-61b給出,那么,輸出F為()。
A.1
B.0
C.
D.
最新試題
某一放大電路在負(fù)載開路時(shí)的輸出電壓為6V,當(dāng)接入2kΩ的負(fù)載后,輸出電壓為4V,該放大電路的輸出電阻是()kΩ。
電路如圖7-50所示,已知R1=R2=2kΩ,R3=3kΩ,VD為理想二極管,電流I為()mA。
如圖7-71所示,電路具有()。
下列各電路能正常放大交流信號(hào)的是()。
用3個(gè)D觸發(fā)器組成的電路如圖7-69所示,觸發(fā)器F0的輸入端接+5V表明D0=1,那么,在第1個(gè)CP脈沖和第2個(gè)脈沖的上升沿過后Q2Q1Q0分別是()。
如圖7-72所示,時(shí)鐘到來后,JK具有()功能。
測量常開常閉觸點(diǎn)時(shí),需要使用萬用表的()
下列低壓電器中有多個(gè)部分組成的是()
邏輯表達(dá)式,可以簡化為()。
如圖7-57所示,將放大倍數(shù)為1,輸入電阻為1kΩ,,輸出電阻為50Ω的射極輸出器插接在信號(hào)源(uS,RS)與負(fù)載(RL)之間,形成圖b電路,與圖a電路相比,負(fù)載電壓的有效值為()。