問答題現(xiàn)代計算機中,SRAM一般用于實現(xiàn)快速小容量的cache,而DRAM用于實現(xiàn)慢速大容量的主存。以前超級計算機通常不提供cache,而是用SRAM來實現(xiàn)主存(如,Cray巨型機),請問:如果不考慮成本,你還這樣設計高性能計算機嗎?為什么?
您可能感興趣的試卷
你可能感興趣的試題
最新試題
若在程序執(zhí)行過程中,每從主存裝入一塊到Cache,平均要對這個塊訪問16次,計算在這種情況下的Cache命中率。
題型:問答題
浮點數系統(tǒng)使用的階碼基值re=2,階值位數q=2,尾數基值rm=10,尾數位數p′=1,即按照使用的二進制位數來說,等價于p=4。計算在非負階、正尾數、規(guī)格化情況下的最小尾數值、最大尾數值、最大階值、可表示的最小值和最大值及可表示數的個數。
題型:問答題
如果N=100,采用指令取消技術后,在程序執(zhí)行過程中,能夠節(jié)省多少個指令周期?
題型:問答題
若對數字0~9和空格采用二進制編碼,試設計編碼平均長度最短的編碼。
題型:問答題
寫出主存地址和Cache地址的格式,并標出各字段的長度。
題型:問答題
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術,請修改上面的程序。
題型:問答題
共需要多少個觸發(fā)器和多少個與門?
題型:問答題
若采用LRU替換算法,計算Cache的塊命中率。
題型:問答題
畫出流水線任務調度的狀態(tài)有向圖。
題型:問答題
假設在3000次訪存中,第一級Cache不命中110次,第二級Cache不命中55次。試問:在這種情況下,該Cache系統(tǒng)的局部不命中率和全局不命中率各是多少?
題型:問答題