A.指令內(nèi)部并行
B.指令之間并行
C.任務(wù)或進(jìn)程之間并行
您可能感興趣的試卷
你可能感興趣的試題
A.存儲(chǔ)程序
B.存儲(chǔ)指令
C.執(zhí)行指令
A.操作系統(tǒng)
B.程序員
C.硬件
A.同時(shí)性
B.并行性
C.并發(fā)性
A.模擬
B.仿真
C.宿主機(jī)
A.讀寫相關(guān)
B.寫讀相關(guān)
C.寫寫相關(guān)
A.多功能流水線
B.動(dòng)態(tài)流水線
C.超流水線
A.同時(shí)性
B.并行性
C.并發(fā)性
A.模擬
B.仿真
C.宿主機(jī)
A.讀寫相關(guān)
B.寫讀相關(guān)
C.寫寫相關(guān)
最新試題
在存儲(chǔ)層次中,平均訪存時(shí)間與()有關(guān)。
在Tomasulo算法中,只要指令隊(duì)列頭部的指令所要求的保留站有空閑的,該指令就可以流出。
在串行I/O無法滿足性能需求的情況,通過多個(gè)I/O通道并行訪問多個(gè)磁盤的方法就成了很自然的想法,即并行I/O技術(shù)。
有一個(gè)采用目錄協(xié)議的多處理機(jī),由4個(gè)結(jié)點(diǎn)a、b、c、d構(gòu)成。若a、c、d分別讀訪問了存儲(chǔ)塊11,則該塊的目錄項(xiàng)中的共享集為()。
給定兩條指令①ADD.DF6,F(xiàn)0,F(xiàn)12,②SUB.D F8,F(xiàn)6,F(xiàn)14,指令①在指令②的前面,這兩條指令之間存在()。
假設(shè)Cache大小為8塊、主存大小為16塊,都從0開始編號(hào)。若采用直接映象,則塊號(hào)為10的主存塊可以放入到塊號(hào)為()的Cache塊。
替換算法的先進(jìn)先出法是選擇()作為被替換的塊。
R4000處理器是一種流水線處理器,它所實(shí)現(xiàn)的MIPS-3指令集是一種和DLX類似的32位指令集。
計(jì)算機(jī)系統(tǒng)為改善CPU與處理器之間的速度匹配問題,在CPU和主存儲(chǔ)器之間加入一個(gè)高速、小容量的緩沖存儲(chǔ)器Cache,構(gòu)成Cache-主存儲(chǔ)器的存儲(chǔ)系統(tǒng)。
CPU訪問存儲(chǔ)系統(tǒng)時(shí),在最靠近CPU的存儲(chǔ)器中找到所需信息的概率稱為()。